Início do conteúdo
    Notícias
  • Banca de TCC – Mateus Terribele Leme

    UNIVERSIDADE FEDERAL DE PELOTAS
    CENTRO DE DESENVOLVIMENTO TECNOLÓGICO
    TRABALHO DE CONCLUSÃO DE CURSO
    Apresentações Finais (2019/2)

    Exploração do Espaço de Projeto do Uso de Somadores Rápidos para Arquiteturas de Hardware do Multiplicador Modular Montgomery Aplicado ao Sistema Criptográfico RSA
    por
    Mateus Terribele Leme

    Curso:
    Engenharia de Computação

    Banca:
    Prof. Rafael Iankowski Soares (orientador(a))
    Prof. Eduardo Antonio César da Costa (coorientador(a))
    Prof. Leandro Mateus Giacomini Rocha (coorientador(a))
    Prof. Vinicius Valduga de Almeida Camargo
    Prof. Alan Carlos Junior Rossetto

    Data: 02 de dezembro de 2019

    Hora: 16:50

    Local: Lab 4

    Resumo do Trabalho:

    Sistemas criptográficos surgiram para possibilitar uma comunicação segura para troca de informações sigilosas entre dispositivos digitais. Estes sistemas podem ser implementados em hardware dedicado permitindo o uso em produtos tais como smartphones, sistemas embarcados, smart cards, etc. Os sistemas criptográficos são desenvolvidos visando a impossibilidade de interceptação e decodificação da mensagem. Contudo, estes sistemas são implementados em hardware, que possuem características físicas como, dissipação de potência e radiação eletromagnética que variam de acordo com o funcionamento do algoritmo criptográfico e podem vazar informações por meio destas grandezas físicas deixando estes sistemas vulneráveis. Circuitos aritméticos contribuem em grande parte com essa dissipação de potência em arquiteturas de hardware. Com isso, a busca por circuitos aritméticos com baixo consumo de energia se tornou um amplo campo de pesquisa, principalmente em sistemas criptográficos que demandam um grande esforço computacional. De acordo com a literatura é possível melhorar a confiabilidade de sistemas criptográficos através do uso de circuitos aritméticos eficientes energeticamente. Neste contexto, esse trabalho se propõe a avaliar o uso de somadores rápidos em sistemas criptográficos assimétricos, com o objetivo inicial de reduzir o consumo energético e com isso tenha potencial para reduzir o vazamento de informações através de grandezas físicas tal como a dissipação de potência.