{"id":4304,"date":"2016-09-14T14:00:24","date_gmt":"2016-09-14T16:00:24","guid":{"rendered":"http:\/\/inf.ufpel.edu.br\/site\/?p=4304"},"modified":"2016-09-14T14:00:24","modified_gmt":"2016-09-14T16:00:24","slug":"defesa-de-mestrado-leonardo-soares","status":"publish","type":"post","link":"https:\/\/wp.ufpel.edu.br\/computacao\/noticia\/defesa-de-mestrado-leonardo-soares\/","title":{"rendered":"Defesa de Mestrado &#8211; Leonardo Soares"},"content":{"rendered":"<p><strong>T\u00edtulo<\/strong>: COMPARA\u00c7\u00c3O DE DIFERENTES TOPOLOGIAS DE PORTAS XOR EM UMA TECNOLOGIA DE 45-nm<\/p>\n<p><strong>Autor<\/strong>: LEONARDO CAMPOS SOARES<\/p>\n<p><strong>Orienta\u00e7\u00e3o:<\/strong><\/p>\n<ul>\n<li>Denis Franco, Orientador (PPGC-UFPel)<\/li>\n<\/ul>\n<p><strong>Banca Examinadora:<\/strong><\/p>\n<ul>\n<li>Leomar da Rosa Junior (PPGC-UFPel)<\/li>\n<li>Paulo Francisco Butzen (FURG)<\/li>\n<li>Julio Carlos Balzano de Mattos (PPGC-UFPel (suplente))<\/li>\n<\/ul>\n<p><strong>Data<\/strong>: 16 de Setembro de 2016<\/p>\n<p><strong>Hora<\/strong>: 14:00<\/p>\n<p><b>Local<\/b>: Sala P\u00f3s-1 da FAT<\/p>\n<p><strong>Resumo<\/strong>:<br \/>\nSistemas digitais est\u00e3o presentes em grande parte das atividades humanas, e cada vez mais as pessoas interagem diariamente com uma s\u00e9rie de circuitos nos mais diversos tipos de equipamentos. As dimens\u00f5es nanom\u00e9tricas dos atuais dispositivos integrados geram uma s\u00e9rie de desafios a serem superados, entre eles a otimiza\u00e7\u00e3o de circuitos para que tenham alto desempenho e baixo consumo, preenchendo requisitos cada vez mais r\u00edgidos para que sejam apropriados ao uso em sistemas port\u00e1teis de alto desempenho. As portas l\u00f3gicas XOR (Ou-Exclusivo) possuem papel fundamental para a funcionalidade de diversos circuitos l\u00f3gicos e o projeto de portas l\u00f3gicas XOR de alto desempenho, com imunidade a ru\u00eddos e baixo consumo de energia constitui importante frente de pesquisa na \u00e1rea de projeto de circuitos integrados. Baseando-se nas regras dos estilos l\u00f3gicos mais utilizados, CMOS e PTL, muitos arranjos de portas XOR t\u00eam sido propostos. Este trabalho apresenta uma investiga\u00e7\u00e3o sobre estes arranjos e as t\u00e9cnicas que fundamentam seu projeto, bem como os estilos h\u00edbridos que t\u00eam sido propostos. S\u00e3o avaliados vinte e tr\u00eas arranjos XOR propostos na literatura com os resultados obtidos em simula\u00e7\u00f5es de consumo e atraso para uma tecnologia de 45 nm.<\/p>\n","protected":false},"excerpt":{"rendered":"<p>T\u00edtulo: COMPARA\u00c7\u00c3O DE DIFERENTES TOPOLOGIAS DE PORTAS XOR EM UMA TECNOLOGIA DE 45-nm Autor: LEONARDO CAMPOS SOARES Orienta\u00e7\u00e3o: Denis Franco, Orientador (PPGC-UFPel) Banca Examinadora: Leomar da Rosa Junior (PPGC-UFPel) Paulo Francisco Butzen (FURG) Julio&#46;&#46;&#46;<\/p>\n","protected":false},"author":881,"featured_media":0,"comment_status":"open","ping_status":"open","sticky":false,"template":"","format":"standard","meta":{"jetpack_post_was_ever_published":false,"_jetpack_newsletter_access":"","_jetpack_dont_email_post_to_subs":false,"_jetpack_newsletter_tier_id":0,"_jetpack_memberships_contains_paywalled_content":false,"_jetpack_memberships_contains_paid_content":false,"footnotes":"","jetpack_publicize_message":"","jetpack_publicize_feature_enabled":true,"jetpack_social_post_already_shared":true,"jetpack_social_options":{"image_generator_settings":{"template":"highway","default_image_id":0,"font":"","enabled":false},"version":2}},"categories":[17,23],"tags":[],"class_list":["post-4304","post","type-post","status-publish","format-standard","hentry","category-noticia","category-ppgc"],"jetpack_publicize_connections":[],"jetpack_featured_media_url":"","jetpack_sharing_enabled":true,"jetpack_shortlink":"https:\/\/wp.me\/paGhNl-17q","_links":{"self":[{"href":"https:\/\/wp.ufpel.edu.br\/computacao\/wp-json\/wp\/v2\/posts\/4304","targetHints":{"allow":["GET"]}}],"collection":[{"href":"https:\/\/wp.ufpel.edu.br\/computacao\/wp-json\/wp\/v2\/posts"}],"about":[{"href":"https:\/\/wp.ufpel.edu.br\/computacao\/wp-json\/wp\/v2\/types\/post"}],"author":[{"embeddable":true,"href":"https:\/\/wp.ufpel.edu.br\/computacao\/wp-json\/wp\/v2\/users\/881"}],"replies":[{"embeddable":true,"href":"https:\/\/wp.ufpel.edu.br\/computacao\/wp-json\/wp\/v2\/comments?post=4304"}],"version-history":[{"count":0,"href":"https:\/\/wp.ufpel.edu.br\/computacao\/wp-json\/wp\/v2\/posts\/4304\/revisions"}],"wp:attachment":[{"href":"https:\/\/wp.ufpel.edu.br\/computacao\/wp-json\/wp\/v2\/media?parent=4304"}],"wp:term":[{"taxonomy":"category","embeddable":true,"href":"https:\/\/wp.ufpel.edu.br\/computacao\/wp-json\/wp\/v2\/categories?post=4304"},{"taxonomy":"post_tag","embeddable":true,"href":"https:\/\/wp.ufpel.edu.br\/computacao\/wp-json\/wp\/v2\/tags?post=4304"}],"curies":[{"name":"wp","href":"https:\/\/api.w.org\/{rel}","templated":true}]}}