{"id":3996,"date":"2016-03-03T10:52:49","date_gmt":"2016-03-03T12:52:49","guid":{"rendered":"http:\/\/inf.ufpel.edu.br\/site\/?p=3996"},"modified":"2016-03-03T10:52:49","modified_gmt":"2016-03-03T12:52:49","slug":"defesa-de-dissertacao-renato-souza","status":"publish","type":"post","link":"https:\/\/wp.ufpel.edu.br\/computacao\/noticia\/defesa-de-dissertacao-renato-souza\/","title":{"rendered":"Defesa de Disserta\u00e7\u00e3o &#8211; Renato Souza"},"content":{"rendered":"<p><strong>T\u00edtulo<\/strong>: Gera\u00e7\u00e3o autom\u00e1tica de redes de transistores dedicada a dispositivos FinFET com gates independentes baseada em Composi\u00e7\u00e3o Funcional<\/p>\n<p><strong>Autor<\/strong>: RENATO SOUZA DE SOUZA<\/p>\n<p><strong>Orienta\u00e7\u00e3o:<\/strong><\/p>\n<ul>\n<li>Leomar da Rosa Junior, Orientador (PPGC-UFPel)<\/li>\n<li>Felipe Marques, Co-orientador (PPGC-UFPel)<\/li>\n<\/ul>\n<p><strong>Banca Examinadora:<\/strong><\/p>\n<ul>\n<li>Julio Carlos Balzano de Mattos (PPGC-UFPel)<\/li>\n<li>Rafael Soares (PPGC-UFPel)<\/li>\n<li>Cristina Meinhardt (FURG)<\/li>\n<\/ul>\n<p><strong>Data<\/strong>: 4 de Mar\u00e7o de 2016<\/p>\n<p><strong>Hora<\/strong>: 10:00<\/p>\n<p><strong>Local<\/strong>: Lab. 3 (Sala 429), 4\u00ba andar do Campus Porto<\/p>\n<p><strong>Resumo<\/strong>:<br \/>\nA evolu\u00e7\u00e3o no desenvolvimento dos circuitos VLSI se deve basicamente ao avan\u00e7o da tecnologia CMOS. A cada nova gera\u00e7\u00e3o, circuitos integrados menores e com melhor desempenho el\u00e9trico s\u00e3o fabricados. No entanto, o continuo dimensionamento e miniaturiza\u00e7\u00e3o da tecnologia CMOS abaixo dos 22 nan\u00f4metros \u00e9 um constante desafio. Um dos problemas apontados, devido aos limites f\u00edsicos, \u00e9 o aumento do consumo de energia do circuito, mesmo esse estando em estado de equil\u00edbrio. Esse consumo \u00e9 ocasionado pela redu\u00e7\u00e3o do canal do transistor, conhecido por corrente de fuga. Dessa forma, algumas alternativas foram sugeridas por pesquisadores nos \u00faltimos anos com o intuito de resolver os problemas apontados. Dentre elas, foi proposta a tecnologia FinFET. Esta tecnologia consiste em uma nova abordagem para a constru\u00e7\u00e3o de um transistor em tr\u00eas dimens\u00f5es. Assim, o gate do transistor mantem contato com tr\u00eas faces do canal, proporcionando um controle maior do fluxo dos el\u00e9trons no canal. Estudos mostram que o transistor FinFET apresenta vantagens significativas em termos de desempenho e efici\u00eancia energ\u00e9tica quando comparado ao transistor MOSFET. A estrutura padr\u00e3o de um transistor FinFET \u00e9 conhecida como Single Gate (SG) FinFET. Contudo, algumas varia\u00e7\u00f5es desta estrutura foram propostas. Uma destas varia\u00e7\u00f5es estruturais \u00e9 conhecida como Independent Gate (IG) FinFET, onde um transistor (IG) FinFET pode ser implementado com dois gates. Sendo assim, existe a possibilidade de controlar cada um dos gates independentes com um sinal de entrada diferente. Consequentemente, explorar os agrupamentos de um transistor (IG) FinFET double gate acaba por tornar-se um meio interessante para reduzir o n\u00famero de transistores em um circuito. Neste sentido surgem novos desafios na gera\u00e7\u00e3o de redes de transistores durante as etapas de s\u00edntese l\u00f3gica e f\u00edsica. Neste trabalho prop\u00f5em-se um m\u00e9todo alternativo para a gera\u00e7\u00e3o de redes de transistores dedicadas a dispositivos (IG) FinFET double gate. O m\u00e9todo baseia-se em uma metodologia conhecida como Composi\u00e7\u00e3o Funcional. Os experimentos realizados demonstram que o m\u00e9todo proposto \u00e9 capaz de gerar redes de transistores (IG) FinFET double gate otimizadas quando comparado com os m\u00e9todos dedicados a este mesmo prop\u00f3sito.<\/p>\n","protected":false},"excerpt":{"rendered":"<p>T\u00edtulo: Gera\u00e7\u00e3o autom\u00e1tica de redes de transistores dedicada a dispositivos FinFET com gates independentes baseada em Composi\u00e7\u00e3o Funcional Autor: RENATO SOUZA DE SOUZA Orienta\u00e7\u00e3o: Leomar da Rosa Junior, Orientador (PPGC-UFPel) Felipe Marques, Co-orientador (PPGC-UFPel)&#46;&#46;&#46;<\/p>\n","protected":false},"author":881,"featured_media":0,"comment_status":"open","ping_status":"open","sticky":false,"template":"","format":"standard","meta":{"jetpack_post_was_ever_published":false,"_jetpack_newsletter_access":"","_jetpack_dont_email_post_to_subs":false,"_jetpack_newsletter_tier_id":0,"_jetpack_memberships_contains_paywalled_content":false,"_jetpack_memberships_contains_paid_content":false,"footnotes":"","jetpack_publicize_message":"","jetpack_publicize_feature_enabled":true,"jetpack_social_post_already_shared":true,"jetpack_social_options":{"image_generator_settings":{"template":"highway","default_image_id":0,"font":"","enabled":false},"version":2}},"categories":[17,23],"tags":[],"class_list":["post-3996","post","type-post","status-publish","format-standard","hentry","category-noticia","category-ppgc"],"jetpack_publicize_connections":[],"jetpack_featured_media_url":"","jetpack_sharing_enabled":true,"jetpack_shortlink":"https:\/\/wp.me\/paGhNl-12s","_links":{"self":[{"href":"https:\/\/wp.ufpel.edu.br\/computacao\/wp-json\/wp\/v2\/posts\/3996","targetHints":{"allow":["GET"]}}],"collection":[{"href":"https:\/\/wp.ufpel.edu.br\/computacao\/wp-json\/wp\/v2\/posts"}],"about":[{"href":"https:\/\/wp.ufpel.edu.br\/computacao\/wp-json\/wp\/v2\/types\/post"}],"author":[{"embeddable":true,"href":"https:\/\/wp.ufpel.edu.br\/computacao\/wp-json\/wp\/v2\/users\/881"}],"replies":[{"embeddable":true,"href":"https:\/\/wp.ufpel.edu.br\/computacao\/wp-json\/wp\/v2\/comments?post=3996"}],"version-history":[{"count":0,"href":"https:\/\/wp.ufpel.edu.br\/computacao\/wp-json\/wp\/v2\/posts\/3996\/revisions"}],"wp:attachment":[{"href":"https:\/\/wp.ufpel.edu.br\/computacao\/wp-json\/wp\/v2\/media?parent=3996"}],"wp:term":[{"taxonomy":"category","embeddable":true,"href":"https:\/\/wp.ufpel.edu.br\/computacao\/wp-json\/wp\/v2\/categories?post=3996"},{"taxonomy":"post_tag","embeddable":true,"href":"https:\/\/wp.ufpel.edu.br\/computacao\/wp-json\/wp\/v2\/tags?post=3996"}],"curies":[{"name":"wp","href":"https:\/\/api.w.org\/{rel}","templated":true}]}}